Piegāde visā pasaulē

1gab. 16biti ADC 8CH sinhronizācija AD7606 DATU iegūšanas modulis 200Ksps

(5)
Parastā cena
EUR € 21.85
Pārdošanas cena
EUR € 21.85
Parastā cena
EUR € 0
Izpārdots
Vienības cena
Daudzumam jābūt 1 vai vairāk

Produkta apraksts:

Padoms. Lai atvieglotu jūsu izvēli, PCB plates analogās ievades priekšējās rindas tapa (2x8/2.54 mm solis) pēc noklusējuma nav metināta.
Mēs dāvināsim 2x8 dubulto adatu un astoņus džemperus pēc klienta paša izvēles - augšējo metināšanu,
lodēšana vai uz leju .
1, izmantojot augstas precizitātes 16 bitu ADC mikroshēmu AD7606
2,8 analogās ieejas. 1M omu pretestība.[Nav negatīva barošanas, nav priekšgala analogā pastiprinātāja.
savienots tieši ar sensora izvadi]
3, ievades diapazons plus vai mīnus 5 V, plus vai mīnus 10 V. Ar IO kontroli.
4, 16. rezolūcija.
5, maksimālais paraugu ņemšanas frekvences paraugu ņemšanas ātrums ir 200 ksps.
Atbalsta astoņus paraugu ņemšanas iestatījumu failu (kas var efektīvi samazināt nervozitāti)
6, iebūvēts etalons
7, viens 5V barošanas avots
8, SPI interfeiss vai 16 bitu kopnes interfeiss. Interfeisa IO līmenis var būt 5V vai 3.3V.
Mēs AD7606 moduļa rūpnīcas noklusējuma ir 8080 paralēlā saskarne.
Ja SPI interfeisa režīms, jums ir jāmaina R1 R2 rezistoru konfigurācija.
Paralēlā režīma džemperis: R1 peldošs (nevis uzlīmes), R2 10K rezistoru pasta
SPI interfeisa režīma džemperis: R1 uzlīmes 10K rezistors, R2 peldošs (nevis uzlīmes)
AD7606 konfigurācija ir ļoti vienkārša, tai nav iekšējo reģistru.
Diapazona un pārmērīgas iztveršanas parametri tiek kontrolēti, izmantojot ārēju IO.
Impulsu frekvences paraugu ņemšanas ātrums, ko nodrošina mikrokontrolleris vai DSP vadība.
AD7606 ir jāizmanto viens 5 V barošanas avots.
Līmeņa komunikācijas interfeiss starp AD7606 un SCM, ko kontrolē VIO tapa.
Tas VIO barošanas bloks jāpievieno mikrokontrolleram var būt 3.3V var būt arī 5V.

[Moduļa tapas apraksts]

OS2 OS1 OS2: stāvokļa atlases pārtveršanas režīma kombinācija.
000 nozīmē, ka nav pārmērīgas iztveršanas, maksimālais iztveršanas ātrums ir 200 ksps.
001 apzīmē divreiz pārmērīgu iztveršanu, kas ir iekšā esošā aparatūra, kas savākta divu paraugu vidējā aprēķināšanā
010 apzīmē četras reizes pārmērīgu iztveršanu, kas nozīmē, ka iekšā esošā aparatūra savāc četrus vidējos paraugus
011 apzīmē astoņas reizes pārmērīgu iztveršanu, kas ir aparatūra, kas savākta astoņos paraugos, kas aprēķināti vidēji
100 apzīmē 16 reižu pārmērīgu iztveršanu, kas ir iekšā esošā aparatūra, kas savākta 16 paraugu vidū.
101 apzīmē 32 reizes pārmērīgu iztveršanu, kas ir iekšēja aparatūra, kas vidēji veido 32 paraugus.
110 apzīmē 64 reižu pārmērīgu iztveršanu, kas ir iekšā esošā aparatūra, kas savākta 64 paraugu vidū.

Pārmērības koeficients ir augstāks, jo ilgāks ir ADC konversijas laiks, jo zemāka ir maksimālā paraugu ņemšana
frekvenci var iegūt.
CVA, CVB: AD konvertēšanas sākuma kontroles signāla kanāls 1-4 lēmums CVA, CVB nolēma 5-8 kanālus.
Divi signāli var svārstās uz īsu brīdi, kopumā var būt CVA, CVB paralēli kopā.
RAGE: atlasiet diapazonu 0 nozīmē plus vai mīnus 5 V, 1 norāda negatīvu 10 V.
RD: nolasīt signālu
RST: Atiestatīt signālu
Aizņemts: Aizņemts signāls
CS: mikroshēmas izvēles signāls
FRST: vispirms kanāls nolasa indikācijas signālu
VIO: sakaru saskarnes līmenis
DB0 — DB15: datu kopne
[16 paralēlā režīma elektroinstalācijas shēma --- AD7606 atbalsta arī 8 bitu kopnes režīmu, skatiet AD7606 datu lapu
MCU puses AD7606 modulis
GND <----- zemējums
+5 V <----- 5V barošanas avots
RAGE <----- var savienot arī ar GPIO pieslēgto fiksēto līmeni
OS2 <----- var savienot arī ar GPIO savienoto fiksēto līmeni
OS1 <----- var savienot arī ar GPIO savienoto fiksēto līmeni
OS0 <----- var savienot arī ar GPIO savienoto fiksēto līmeni
CVA <----- piekļuve GPIO (izejai) tiek izmantota, lai sāktu AD konvertēšanu [Ieteicams pick pin ar PWM izvadi
iespējas]
CVB <--- |
RD <----- 8080 kopnes nolasīšanas signāls NOE
RST <----- GPIO izvades aparatūras atiestatīšana AD606
Aizņemts -----> GPIO ieejas AD606 instrukcijas tiek konvertētas. [Ieteicams savienojums ar ārējo
tapas pārtraukuma iespēja]
CS <----- 8080 kopnes mikroshēma izvēlieties NCS
VIO <----- mikrokontrollera barošanas avots
DB0-DB15 -----> 8080 datu kopne (16)
FRST var aizņemt
[SPI interfeisa režīma elektroinstalācijas shēma
MCU puses AD7606 modulis
GND <----- zemējums
+5 V <----- 5V barošanas avots
RAGE <----- jebkuram izejas GPIO, var piekļūt ar fiksētu līmeni
OS2 <----- jebkura izejas GPIO, var piekļūt ar fiksētu līmeni
OS1 <----- jebkura izejas GPIO, var piekļūt ar fiksētu līmeni
OS0 <----- jebkura izejas GPIO, var piekļūt ar fiksētu līmeni
CVA <----- piekļuve GPIO (izejai) tiek izmantota, lai sāktu AD konvertēšanu [Ieteicams pick pin ar PWM
izvades iespēja]
CVB <--- |
RD / SCLK <----- SPI kopnes pulkstenis SCK
RST <----- jebkura izejas GPIO, aparatūras atiestatīšanai AD606
Aizņemts -----> GPIO ieeja, AD606 tiek pārveidotas instrukcijas. [Ieteicams savienojums ar ārējo
tapas pārtraukuma iespēja]
CS <----- SPI kopnes mikroshēma izvēlieties SCS
VIO <----- mikrokontrollera barošanas avots
DB7 (DOUTA) -----> SPI kopnes datu līnijas MISO
DB14 — DB15 var izvēlēties
FRST var aizņemt
Programmatūras implementācijas [1] --- SPI piemēra laika iegūšana, ko piedāvājam dokumentam, izmantojot šo programmu,
skatiet bsp_spi_ad7606.c
Taimera pārtraukuma pakalpojuma rutīnas ieviešana:
Taimera pārtraukuma ISR:
{
Pārtraukt ievadi;
8 nolasa paraugu ņemšanas rezultāti tiek saglabāti RAM kanālā; ----> lasīt ir pēdējā ierakstu kolekcija nepārtrauktai
iegādi, tas nav saistīts ar
Sākt nākamo ADC iegūšanu; (apvērst CVA un CVB)
Pārtraukt atgriešanos;
}
Taimera frekvence ir ADC paraugu ņemšanas frekvence. Šajā režīmā nevar pievienot aizņemta porta kabeli.
Programmatūras ieviešanas [2] --- 8080 laikiestatīta interfeisa iegūšana, mēs sniedzam izmantošanas piemēru
šo programmu, skatiet failu bsp_ad7606.c
Konfigurējiet CVA CVB pin PWM izvades režīmu, paraugu ņemšanas periods ir iestatīts uz vēlamo frekvenci; ---> Pēc
MCU radīs ļoti stabilu AD konversijas cikla signālu
Aizņemtā porta līnija ir iestatīta, lai pārtrauktu krītošās malas sprūda režīmu;
Ārējais pārtraukums ISR
{
Pārtraukt ievadi;
8 nolasa RAM saglabātā kanāla izlases rezultātus;
Pārtraukt atgriešanos;
}
[1 un 2, atšķirības programmatūras laika iegūšanas ieviešanā]
(1) 1. variants var būt mazāk noslogotas līnijas, bet otrs galvenais pakalpojuma pārtraukuma rutīnas vai pakalpojumu pagaidu slēgšana.
globālais pārtraukums, kad ADC konversijas cikls var izraisīt nelielu nervozitāti.
(2) 2. iespēja var nodrošināt pulksteņa iegūšanas stabilitāti, jo to ģenerē MCU
aparatūru, taču ir nepieciešams vairāk nekā AIZŅEMTAS mutes līnijas.

Iepakojuma iekļauts:
1 x AD7606 DATU iegūšanas modulis 16 bitu ADC 8 kanālu sinhronizācija 200 Ksps

Doties uz pilnu vietni